数字集成电路设计实验
数字集成电路设计实验
系部名称
班 级
学生姓名
班内序号
学号 ——组合电路实验 电子工程学院 微电子07 : : : : :
数字集成电路设计实验
一、原理图:
j
X = C (A + B)
i B
A B C
C 二、S-EDIT原理图绘制:
数字集成电路设计实验
三、T-SPICE:
3.1程序:
* SPICE netlist written by S-Edit Win32 7.03
* Written on Nov 19, 2010 at 12:33:00
* Waveform probing commands
.probe
.options probefilename="File0.dat"
+ probesdbfile="D:\Tanner\tanner\TSpice70\fei\File0.sdb"
+ probetopmodule="Module0"
* Main circuit: Module0
v1 A Gnd pulse(0.0 5.0 0 2n 2n 100n 200n)
v2 B Gnd pulse(0.0 5.0 0 2n 2n 50n 100n)
M3 N2 B Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M4 N2 A Gnd Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M5 X C N2 Gnd NMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u
数字集成电路设计实验
M6 X C Vdd Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M7 X B N4 Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u M8 N4 A Vdd Vdd PMOS L=2u W=22u AD=66p PD=24u AS=66p PS=24u v9 Vdd Gnd 5.0
v10 C Gnd pulse(0.0 5.0 0 2n 2n 200n 400n)
.include "D:\Tanner\tanner\TSpice70\models\ml2_125.md"
.tran/op 5n 1000n method=bdf
.print tran v(A) v(B) v(C) v(X)
* End of main circuit: Module0
3.2仿真报告
:
四、T-SPICE仿真结果
4.1瞬态分析:
数字集成电路设计实验
4.2直流分析:
数字集成电路设计实验
数字集成电路设计实验报告Module 0v( X )
5. 0
4. 5
4. 0
3. 5
3. 0
Voltage (V)
2. 5
2. 0
1. 5
1. 0
0. 5
0. 0 0. 0 0. 5 1. 0 1. 5 2. 0 2. 5 3. 0 3. 5 4. 0 4. 5 5. 0
v8 (V)
Module 0
4. 0
v( C)
3. 5
3. 0
2. 5
Voltage (V)
2. 0
1. 5
1. 0
0. 5
0. 0 0. 0 0. 5 1. 0 1. 5 2. 0 2. 5 3. 0 3. 5 4. 0 4. 5 5. 0
v8 (V)
Module 0v( B)
5. 0
4. 5
4. 0
3. 5
3. 0
Voltage (V)
2. 5
2. 0
1. 5
1. 0
0. 5
0. 0 0. 0 0. 5 1. 0 1. 5 2. 0 2. 5 3. 0 3. 5 4. 0 4. 5 5. 0
v8 (V)
Module 0v( A ) 5. 0
4. 5
4. 0
3. 5
3. 0
Voltage (V)
2. 5
2. 0
1. 5
1. 0
0. 5
0. 0 0. 0 0. 5 1. 0 1. 5 2. 0 2. 5 3. 0 3. 5 4. 0 4. 5 5. 0
v8 (V)
第5 页/共 5 页