手机版

Verilog HDL十进制计数器实验Quartus90非常详细的步骤

发布时间:2021-06-06   来源:未知    
字号:

Verilog HDLQuartus9.0十进制计数器

实验二 十进制计数器实验

该实验将使用 Verilog 硬件描述语言在 DE2-70 开发平台上设计一个基本时序逻辑电路 ——1 位十进制计数器。通过这个实验,读者可以了解使用 Quartus 工具设计硬件的基本流 程以及使用 Quartus II 内置的工具进行仿真的基本方法和使用 SignalTap II 实际观察电路运 行输出情况。SignalTap II 是 Quartus 工具的一个组件,是一个片上的逻辑分析仪,可以通

过 JTAG 电缆将电路运行的实际输出传回 Quartus 进行观察,从而省去了外界逻辑分析仪

时的很多麻烦。

实验步骤

3.1 建立工程并完成硬件描述设计

1. 打开 Quartus II 工作环境,如图 3-1 所示。

图 3-1 Quartus II 工作环境界面

2. 点击菜单项 File->New Project Wizard 帮助新建工程。参看图 3-2。

图 3-2 选择 New Project Wizard

打开 Wizard 之后,界面如图 3-3 所示。点击 Next,如图 3-3。

第 23 页 共 208 页

Verilog HDL十进制计数器实验Quartus90非常详细的步骤.doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
下一篇:休克(李利平)
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)