手机版

基于dsp语音信号编解码器设计(10)

发布时间:2021-06-07   来源:未知    
字号:

语音信号编解码器设计与简要分析

ROM

(5)外部存储器接口:有多达1MB的寻址空间,三个独立的片选端 (6)时钟与系统控制:支持动态的改变锁相环(PLL)的频率,片上振荡器 (7)三个外部中断

(8)外部中断扩展(PIE)模块,支持45个外部中断 (9)三个32位的CPU定时器

(10)串口外围设备:串行外部设备接口(SPI),两个串行通信接口(SCIs) (11)12位的ADC,16通道:2个8通道的输入多路选择器,两个采样保持器,单/连续通道转换,快速转换率80ns/12.5MSPS(兆采样每秒),可用两个事件管理器顺序触发8对模数转换

(12)多达56个独立的可编程、多用途通用输入/输出(GPIO)引脚

图2-2 C28x功能框图

2.2.2 TMS320F2812的存储系统原理

基于dsp语音信号编解码器设计(10).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)