数字电路实验,很全面很不错
数字电路实验四组合逻辑电路设计
数字电路实验,很全面很不错
一、所用器件74ls00 4-2输入与非门3片。 7483 四位二进制全加器一片。
数字电路实验,很全面很不错
二、实验内容1.用4-2输入与非门7400设计一个无弃权表决 器,在四人或三人表决为1时通过,否则不通过。要求 按组合电路设计要求写出真值表、卡诺图、逻揖函 数表达式、逻辑电路图和接线图;并用实验方法验 证设计结果。 要求:(1)用≤9个2输入与非门实现最简设计; (2)(略)设计对称性好,无竞争冒险的四人表决 电路。 2.用7483构成一个四位二进制全加器,实现 7+6+0=? 8+9+1=?它所能进行运算的最大数是多 少?
数字电路实验,很全面很不错
7483引脚图。
数字电路实验,很全面很不错
7483逻辑框图
数字电路实验,很全面很不错
。
7483真值表
数字电路实验,很全面很不错
7483逻辑图。
返回
数字电路实验,很全面很不错
74ls00 四二输入与非门引脚图与封装图
返回
数字电路实验,很全面很不错
真值表A 0 0 0 B 0 0 0 C 0 0 1
四人表决电路设计D 0 1 0 F 0 0 0
卡诺图AB CD 00 01 11 10
00 0 0 0 1 1 1 1
01 1 1 1 0 0 0 0
10 0 1 1 0 0 1 1
10 1 0 1 0 1 0 1
00 0 0 1 0 0 0 1
00
0 0 0 0
0 0 1 0
0 1 1 1
0 0 1 0
01 11
10
11 1 1
11 1 1
00 1 1
01 0 1
01 1 1
数字电路实验,很全面很不错
逻辑式及变换化简式为: F=ABC+ABD+ACD+BCDF A( BC BD) C ( AD BD) A BC BD C AD BD A BC BD C AD BD A BC BD C AD BD
数字电路实验,很全面很不错
使用八个2输入与非门的设计
数字电路实验,很全面很不错
消除竞争冒险的对称电路