手机版

关于统设计师考试笔记之电子电路设计基础练习(5)

发布时间:2021-06-08   来源:未知    
字号:

在嵌入式系统的硬件设计中,嵌入式微处理器和外围设备接口技术是两个最为核心的部分,然而支撑这个两个部分的基础确实电子电路的基本技术。任何一个嵌入式系统的设计都离不开电子电路的设计。作为嵌入式系统设计师的考试,对这方面的考查或多或少有几题,但在整个考试题目中所占的比例不多。

B、 主要通过在干扰源回路串联电感或电阻及增加续流二极管来实现di/dt。

(4)切断干扰传播路径的技术

A、充分考虑电源对嵌入式系统的影响。例如给电源加滤波电路或稳压器。

B、若微处理器的I/O口接控制电机等噪声器件,应在I/O和噪声源之间加隔离。

C、晶振与微处理器的引脚尽量靠近,用地线把时钟区隔离起来,晶振外壳接地并固定。

D、电路板合理分区,如强、弱信号,数字、模拟信号。

E、尽可能将干扰源与敏感元件远离。

F、用地线把数字区与模拟区隔离。

G、数字地与模拟地要分离,最后再一点接于电源地。

H、微处理器和大功率器件的地线要单独接地,以减小互相干扰。 I、大功率器件尽可能放在电路板边缘。

(5)提高敏感元件的抗干扰性能

A、布线时尽量减少回路环的面积,以降低感应噪声。

B、电源线和地线要尽量粗,除减小压降外,更重要的是降低耦合噪声。

C、微处理器闲置的I/O口不要悬空,要接地或接电源。

D、其他IC的闲置端在不改变系统逻辑的情况下接地或电源。

E、使用电源监控及看门狗电路,可大幅度提高整个电路的抗干扰性能。 F、在满足要求的前提下,尽量降低微处理器的晶振和选用低速数字电路。

三、真题解析

1、2006年38题

电路板的设计主要分为三个步骤,不包括(38)这一个步骤。

(38) A、生成网络表

<答案>:D

见复习笔记1,这是嵌入式硬件设计的常识。

2、2006年39题

现代电子设计方法包含了可测试设计,其中(39)接口是IC芯片测试的标准接口。

(39)A. BIST

<答案>:B

见复习笔记6,概念性问题。

B. JATG C. UART D. USB B、设计印制电路版 D、自动布线 C、设计电路原理图

关于统设计师考试笔记之电子电路设计基础练习(5).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)