西电 74Ls161 74LS90
实验题目: 计数器及其应用研究
一、实验目的:
1.熟悉计数器的工作原理,掌握中规模计数器(MSI)逻辑功能及其应用。 2.掌握计数器的级联方法,并会用中规模计数器(MSI)实现任意进制计数器。
二、实验环境:
1. 万用表 一块 2. 直流稳压电源 一台 3. 函数信号发生器 一台 4. 双踪示波器 一台 5. 逻辑分析仪 一台 6. 数字电路实验板 一块 三、实验内容及实验原理 (一)实验原理
计数器是一种使用相当广泛的功能器件,现在无论是TTL还是CMOS集成电路,都有品种齐全的MSI计数器。在这一节实验中,我们所用计数器均为TTL器件,因此,以下介绍实验中所用的几种计数器。
1.74LS90—异步二-五-十进制计数器
74LS90是一个二-五-十进制计数器的异步计数器,具有计数、清“0”及置“9”功能,内部结构是由四只JK触发器构成,下降沿触发且为双时钟结构,两个时钟分别是CP1和CP2。
用74LS90构成的十进制计数器有两种接法。一种是8421BCD码接法:将CP1 作为计数时钟,CP2和其中一个输出端QA连接在一起,则输出 QDQCQBQA是8421BCD码计数器。另一种是5421BCD码计数器,将CP2作为计数时钟,CP1和其中一个输出端 QD连接在一起,则输出QAQDQCQB是5421BCD码计数器。 用74LS90可以获得模M=2、5、10的计数器。若利用清“0”、置“9”功能,引入适当反馈就可构成10以内的任意进制的计数器。
西电 74Ls161 74LS90
74LS90管脚图
2. 74LS161—可编程4位二进制同步计数器
74LS161具有异步清零、同步置数的功能。其中,Cr是异步清零输入端,低电平有效;LD是同步并行置数控制端,低电平有效;P和T具有保持和禁止计数的功能,只要P和T两端中有一端为零,计数器即为保持状态,要正常计数,它们必须都为高电平。Oc是进位输出端,其平时为低电平,当74LS161计数计到最
大值时,翻转为高电平,宽度为一个时钟周期。D~A是并行数据输入端, 是QDQCQBQA数据输出端。
VCC
OC
QA
QB
QC
QD
T
LD
C
rCPABCDPGND
74LS161管脚图
(二)实验内容
1.用异步二-五-十进制计数器74LS90构成8421BCD码计数器。
参考电路图:
2.用二进制计数器74LS161和与非门设计M=7加法计数器(用两种方法实现),实验测试过程同1。 参考电路图:
反馈清零法:
西电 74Ls161 74LS90
反馈预制法
参考电路图