SDH_SONET网络同步分层结构的时钟标准及测试方法
抖动产生
抖动产生要求规定了当提供干净(无抖动)输入参考时钟时,被测设备(EUT)产生的最大固有抖动量。最大固有抖动是以通过一个一阶带通滤波器测量时得到的以 UI为单位的峰-峰值来规定的。最关键的抖动产生元件是线路卡 DPLL 和 APLL、LIU(SerDes)和光学模块。确保设计可靠性,因为 LIU和光学模块一般总会增加抖动,设计DPLL+APLL的预计抖动产生应至少比规范要求低 50%。抖动产生可使用图 4 中所示的测试装置进行测量。因为抖动产生是在使用一个干净输入参考时钟的情况下进行测量的,因此应禁用测试仪内部的抖动/漂移产生模块。
漂移产生
漂移产生要求规定了当提供极为稳定的无漂移输入参考时钟时,被测设备(EUT)产生的最大固有漂移量。漂移产生要求采用 MTIE和TDEV模板(mask)来定义。图5显示了典型的漂移产生 MTIE和TDEV测试结果。
固有漂移主要依赖于时钟卡DPLL的带宽和用作时钟卡 DPLL主时钟的晶体振荡器的短期频率波动。当提供干净输入参考时钟时,DPLL可以对那些短期频率波动进行补偿并在其输出上提供干净时钟。DPLL的此项能力依赖于其带宽--带宽越宽,补偿越好。由于规范对 DPLL的带宽做出了规定,因此唯一的变量就是晶体振荡器。因为线路卡 DPLL一般都具有较宽的带宽,因此其晶体振荡器不必很稳定。
进行漂移相关的测试时,总是需要使用一个具有高精度和稳定性的外部时钟。典型的情况是,测试仪被提供一个源于 PRC/PRS 的时钟,如 GPS或提供一个如图4所示的铷时钟源。
相位噪声(抖动和漂移)转移
相位噪声转移表示了输出和输入相位噪声之间的比率与相位噪声频率的关系。其定义为:
实质上,它表示了 EUT 将从哪个频率开始衰减相位噪声。它还显示了 EUT在通带区域内是否存在任何相位噪声峰化(增益)。图6显示了一种典型的 EUT 相位噪声转移曲线。
相位噪声转移主要受时钟卡 DPLL影响,因为 PLL 可以被看作是相位噪声的低通滤波器。EUT 时钟链中的其他 PLL(时钟卡 DPLL和 APLL)的影响不是很重要,因为它们的环路带宽比时钟卡 DPLL 的环路带宽要宽得多。
相位噪声转移和抖动产生的测试装置是相同的(图 4)。伪随机数据被调制以正弦相位噪声,然后馈送至