差分信号电路的设计
第三章LVDS驱动器9
第三章LVDS驱动电路设计
3.1LVDS驱动器的原理和性能指标
LVDS驱动器电路的原理[6]如图3.1所示,Iss是3.5mA的恒流源,Ml、
M2、M3和M4是尺寸工艺相同的NMOS管,V1和V2是由同一输入CMOS信号导出的互为反相的信号,输出OUTl和OUT2在外部接阻值为1000hm的终端电阻,构成回路。当V1为高电平,V2为低电平时,M1和M4管导通,M2和M3管截止,电流从OUTl流向OUT2,并产生350mV的压降:反之,当vl为低电平,V2为高电平时,M2和M3管导通,M1和M4管截止,电流从OUT2流向OUTl,并产生350mV的压降。这样就把一个CMOS信号转换成了LVDS信号。
图3.1LVDS驱动器电路原理不恿幽
在LVDS系统中,采用差分方式传送数据,有着比单端传输方式更强的共
模噪声抑制能力。道理很简单,因为一对差分线对上的电流方向是相反的,当共
模方式的噪声耦合到线对上时,在接收器输入端产生的效果是相互抵消的,因而
对信号的影响很小。这在前面章节中已有详细推导,这里不再重复说明。这样,
就可以采用很低的电压摆幅(见表3.1)来传送信号,从而可以大大提高数据传输速率和降低功耗。表3.1是LVDS驱动器的主要电特性参数。