差分信号电路的设计
第一章绪论
第一章绪论
1.1LVDS的概念
VoltageDifferential低电压摆幅的差分信号(LowSignaling,简称LVDS)接口又
称RS一644总线接口,是20世纪90年代才出现的一种数据传输和接口技术。它使得数据能在差分传输线对或平衡电缆上以几百兆比特/秒的速率传输。LVDS是用于高速数据传输的通用接口标准。
该技术的核心是采用极低的电压摆幅高速差动传输数据,可以实现点对点或一
点对多点的连接,其传输介质可以是铜质的PCB连线,也可以是平衡电缆。LVDS在对信号完整性、低抖动及共模特性要求较高的系统中得到了越来越广泛的应用。目前,流行的LVDS技术规范有两个标准:一个是TIA/EIA(电讯工业联盟/电子工业联盟)的ANSI/TIA/EIA一644标准,另一个是IEEE1596.3标准。在ANCVI"IA/EIA2644标准中就建议了655Mbps的最大速率和1.923Gbps的无失真媒质上的理论极限速率。
图1.1为LVDS的原理简图,其驱动器由一个恒流源(通常为3.5mA)驱动一
对差分信号线组成。在接收端有一个高的直流输入阻抗(几乎不会消耗电流),所以几乎全部的驱动电流将流经100Q的终端电阻在接收器输入端产生约350mY的电压。当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产生一个有效的”0”或”l’逻辑状态。-V∞
幽1.1LVDS的原理简图