差分信号电路的设计
第三章LVDS驱动器
发送侧,可以形象理解为:
IN=IN4- lN.
在接收侧,可以理解为:
IN4--IN-=OUT
所以:
oUT=IN
在实际线路传输中,线路存在干扰,并且同时出现在差分线对上,在发送侧,
仍然是:
IN=IN4-.IN-
线路传输干扰同时存在于差分对上,假设干扰为q,则接收侧:
(IN+4-q)-(IN-+q)=IN+-lN =OUT
所以:
OUT=IN
噪声被抑止掉。
上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限
内,采用“比较”及“量化”来处理的。
LVDS接收器可以承受至少±lv的驱动器与接收器之问的地的电压变化[3]。
由于LVDS驱动器典型的偏置电压为+1.2V,地的电压变化、驱动器偏置电压以
及轻度耦合到的噪声之和,在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2V~+2.2V。建议接收器的输入电压范围为:0V~+2.4V。
3.30.13微米622MLVDS驱动器的设计
3.3.1LVDS622M驱动器电路设计
为了得到更好的信噪比(SNR),驱动器和接收器的终端中间应该端接电阻。
偏置电流可以从要么偏置电流源(CBG)或者偏置电流镜(CBR)得到。LVDS驱动器的输入输出示意图如图3.2所示。