差分信号电路的设计
一14LVDS(Low-VoltageDifferentialSignaling)设计及应用
LVDS驱动器将电流源进行镜像,负责给驱动器提供3.5mA的电流,
将反馈单元输出的Vos电压和带隙基准输出的基准电压进行比较、放大,形
成负反馈,和反馈电路共同将输出的Vos电压稳定在1.2v左右。
ESD保护电路:因为LVDS输出TXP,TXN值接连到外界,所以有风险产生
静电放电现象,所以在输出的Pin上设置ESD保护是十分有必要的。
3.3.2LVDS622M驱动器电路理想网表仿真
该LVDS622Mbps驱动器电路的设计及理想网表的提取是在UNIX平台下
使用Cadence公司的Virtuso完成的,提取的网表为Hspice格式。使用的仿真工具是Mentor公司的Eldo和Ezwave。在对该电路进行仿真时,仿真电流源时,分别验证了电流源用到的放大器的共模噪声抑制比(CMRR),电源噪声抑制比(PSRR+/-),以及放大器的开环增益,达到了较好的效果。仿真传输器时,验证了其用到的两极放大器的相位裕(PhaseMargin),仔细仿真了在
SNFP,FNSP,typical—typical(Tf),slow—slow(Ss),fast fast(聊以及
ANSI/TIA/EIA.544.A-2001标准。.温度O-125‘C,VDD,VCC正负10%情况下传输器的工作情况,符合
电流源的中放大器各项性能仿真结果如图3.5到3.10所示:
图3.5电流源中放大器的共模抑制比(CMRR)