差分信号电路的设计
坚LVDS(Low—VoltageDifferentialsi印aling)设计及应用
PinI是信号输入,两个控制Pin是OEN和PDN,他们是用来定义驱动器的
工作状态的。这些引脚都是接在CORE逻辑上的,即使用CORE电压。另外两个InputPin为VBGR和IREFB。这两个Pin是用来连接带隙基准提供的参考电压和连接偏置电流源(镜)产生的基准电流的。关于带隙基准将在第四章LVDS偏置单元内详细介绍。
LVDS输出TXN,TXP的逻辑关系和输入以及控制Pin的关系如表3.2所示:
表3.2
MODE
PDNoENI
O
O
0utput1
1
PowerDownOXlXX10Z01ZLVDS622M驱动器输入输出真值表oUTPUTTXPOTxN1lNPUT
LVDS驱动器电路主要分为升压单元、输入信号调整单元、LVDS驱动单元、
反馈电路、输出信号调整单元以及ESD保护电路主要六部分,如图3.3所示。
图3.3LVDS驱动器电路结构框图