数电课设,长江大学工程技术学院
图5 逻辑控制电路
(6)计数电路
计数电路可用4片集成计数器74LS90级联构成10000进制加计数器,计数范围从0~9999。
(7)锁存电路及译码显示电路
锁存电路的作用是将计数电路在1s结束时所计得的数进行锁存,以便数码管能稳定地显示此时的计数值,即频率值。
选用8D锁存器74LS273可以完成上述功能.当时钟脉冲CP的正跳变来到时,锁存器的输出等于输入,即Q=D。从而将计数电路的输出值送到锁存器的输出端。正脉冲结束后,无论D为何值,输出端Q的状态仍保持原来的状态不变.所以,计数电路的输出不会送到译码显示器.
此外,也可以采用显示译码器CD4511本身的锁存功能实现,即5脚高电平为锁存有效。这种情况下可在显示端看到计数值不断变化的过程。
三、集成电路及元件选择
“放大整形电路”采用集成运算放大器uA741和555定时器或集成施密特触发器74LS13;“时基电路”采用32768Hz晶振、CD4060 、集成D触发器74LS74;“逻辑控制电路”采用一片74LS123或两片74LS121;“计数电路”采用4片74LS90;“锁存电路”采用74LS273或者直接利用CD4511 的锁存端;“译码显示电路”采用CD4511和共阴极数码管,此外需要电阻、电容若干。
四、原理图绘制与电路仿真
用proteus软件绘制出该电路的原理图,对所设计的电路进行仿真实验。在仿真实验过程中,发现问题及时修改,直至达到设计要求。
在proteus仿真过程中,特别注意单稳态触发器74LS123的暂稳态时间是固定的1s,改变R、C参数无效,必须双击此器件,修改Monostable Time Constant 参数,如图6所示。