手机版

FPGA实现双向IO口与时钟芯片的例子(11)

发布时间:2021-06-05   来源:未知    
字号:

output Done_Sig;

output RST;

output SCLK;

inout SIO;

parameter T0P5US = 5'd24;//50M*(0.5e-6)-1=24

reg [4:0]Count1;

always @ ( posedge CLK or negedge RSTn )

if( !RSTn )

Count1 <= 5'd0;

else if( Count1 == T0P5US )

Count1 <= 5'd0;

else if( Start_Sig[0] == 1'b1 || Start_Sig[1] == 1'b1 ) Count1 <= Count1 + 1'b1;

else

Count1 <= 5'd0;

reg [5:0]i;

reg [7:0]rData;

reg rSCLK;

reg rRST;

reg rSIO;

reg isOut;

reg isDone;

always @ ( posedge CLK or negedge RSTn )

if( !RSTn )

FPGA实现双向IO口与时钟芯片的例子(11).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)