手机版

FPGA实现双向IO口与时钟芯片的例子(3)

发布时间:2021-06-05   来源:未知    
字号:

if( Done_Sig ) begin rLED <= Time_Read_Data[3:0]; isStart <= 8'd0; i <= 4'd4; end

else begin isStart <= 8'b0000_0010; end

endcase

wire Done_Sig;

wire [7:0]Time_Read_Data;

ds1302_module U1

(

.CLK( CLK ),

.RSTn( RSTn ),

.Start_Sig( isStart ),

.Done_Sig( Done_Sig ),

.Time_Write_Data( rData ),

.Time_Read_Data( Time_Read_Data ),

.RST( RST ),

.SCLK( SCLK ),

.SIO( SIO )

);

assign LED = rLED;

Endmodule

FPGA实现双向IO口与时钟芯片的例子(3).doc 将本文的Word文档下载到电脑,方便复制、编辑、收藏和打印
×
二维码
× 游客快捷下载通道(下载后可以自由复制和排版)
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
VIP包月下载
特价:29 元/月 原价:99元
低至 0.3 元/份 每月下载150
全站内容免费自由复制
注:下载文档有可能出现无法下载或内容有问题,请联系客服协助您处理。
× 常见问题(客服时间:周一到周五 9:30-18:00)